西安交通大学-——微机
下列引起CPU程序中断的四种情况中,(C)需要由硬件提供中断类型码
答案是:INT R

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
下列四条指令都可用来使累加器清“0”,但其中不能清“进位”位的是(C)
答案是:MOV AL,0

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
下列说法中,错误的是 C
答案是:在PC/XT下不能扩展新的8259A

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
下列能使CF标志置1的指令是 C
答案是:STC

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
下列描述正确的是 B
答案是:汇编语言包括指令性语句和伪指令语句

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
下列几种芯片是PC机的常用I/O接口芯片,它们之中可接管总线控制数据传送的是 B
答案是:8237A

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
伪指令END告诉汇编程序 B
答案是:过程定义

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
微型计算机的型号是奔四800,则其中800的含义是(D)
答案是:时钟频率为800MHZ

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
微机中控制总线提供 D
答案是:上述(B)(A)

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
微机系统中的存储器可分为四级,其中存储容量最大的是 D
答案是:外存

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
特殊屏蔽方式要解决的主要问题是 C
答案是:开放低级中断

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
算术移位指令SAR用于 B
答案是:带符号数除2

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
实时模式下的80486CPU对指令的寻址由(A)决定
答案是:CS,IP

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
实模式下,对于80486微机系统,其中断类型码为18H的中断向量从内存中物理地址为()开始存放,共占(D)个字节。
答案是:00060H,4

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
实模式下,NMI中断的中断矢量表中的位置是 C
答案是:固定在已0008H开始的2个单元中

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
实模式下,80486管理的内存空间中,地址为00000H~003FFH中存放着 D
答案是:中断向量表

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
设某中断服务程序在中断向量表的地址为0:70H,则该中断的中断类型码应是 D
答案是:1CH

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
设某一个单元的物理地址是54321H,则正确的逻辑地址表为(C)
答案是:5430H:0021H

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
若用MB作为PC机主存容量的计量单位,1MB等于(B)字节
答案是:220个字节

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
若已知【X】补=11101011B,【Y】补=01001010B,则【X-Y】补=(A)
答案是:10100001B

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
若某数据段位于存储区68000H~7FFFF,则该数据段的段基址是 D
答案是:6800H

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
若AL=3B,AH=7DH,则AL和AH中的内容相加后,标志CF、SF和OF的状态分别是 A
答案是:0、1、1

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
若8259工作在自动循环方式下,当前IR3上的中断请求已执行并返回,则8个中断源中优先级最高的是 A
答案是:IR4

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
若(AX)=96H,(BX)=65H,依次执行ADD AX,BX指令和DAA指令后,(AL)=C
答案是:61H

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
如果有多个中断请求同时发生,系统将根据它们的优先级高低,响应优先级最高的中断请求,若要调整响应顺序,则应使用(C)
答案是:中断屏蔽

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
如果一个程序在执行前CS=1000H,IP=2000H,该程序的起始地址是 B
答案是:12000H

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
如果访问存储器时使用BP寻址,则默认的段寄存器是 D
答案是:SS

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
某系统中,已知SS=2360H,SP=08000H,若将20H个字节的数据入栈,则SP的内容为 D
答案是:07E0H

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
某CPU的主频为250MHZ,则它的时钟周期为 D
答案是:4ns

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
逻辑移位指令SHL用于 C
答案是:无符号数乘2

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
连续启动两次独立的存储器操作之间的最小间隔叫 A
答案是:存取时间

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
利用DOS系统功能调用的9号(AH=9)功能,显示一个字符串,其入口参数应为(A)
答案是:DS:DX=字符串首地址

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
将微处理器、内存储器及I/O接口连接起来的总线是 C
答案是:系统总线

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
加减类运算指令对标志位的状态 A
答案是:有影响

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
寄存器间接寻址方式中,操作数在(C)中
答案是:主存单元

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
计算机中运算器和控制器合称为 A
答案是:CPU

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
计算机内部,一切信息的存取,处理和传送都是以(D)形式进行
答案是:二进制编码

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
计算机工作中只读不写的存储器是 B
答案是:ROM

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
和外存储器相比,内存储器的特点是 C
答案是:容量小、速度快、成本高

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
改变(C)寄存器的值,可改变堆栈中栈顶元素的位置
答案是:SP

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
对可编程接口芯片进行读/写操作必要条件是 D
答案是:CS=0

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
对存储器访问时,地址线有效和数据线有效的时间关系应该是(C)
答案是:地址线较先有效

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
当系统发生某个事件时,CPU暂停现行程序的执行转去执行相应程序的过程,称为 B
答案是:中断响应

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
当M/IO=0,W/R=0时,80486CPU完成的操作为 B
答案是:I/O读

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
当AH=(C)时,执行INT 21H指令可在屏幕上显示一组字符
答案是:09H

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
存存周期是指 D
答案是:存储器进行连续读/写操作允许的最短时间3间隔

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
储存器FLAGS中存放两类标志,即 B
答案是:控制标志、状态标志

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
采用虚拟存储器的目的是 C
答案是:扩大内存的寻址空间

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
采用高速缓存Cache的目的是 B
答案是:提高主存速度

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
按与存储器的关系,I/O端口的编址方式分为 C
答案是:统一和独立编址

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
SP的作用是用来指示 A
答案是:栈顶元素的有效地址

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
PC机中为使工作于一般全嵌套方式的8259中断控制器能接受下一个中断请求,在中断服务程序结束处应 C
答案是:发送EOI命令

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
PC机执行输出指令OUT时,向相应的I/O接口芯片产生的有效控制信号是 C
答案是:LOW

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
JMP WORO PTR[DI]是(A)
答案是:段内间接转移

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
INC指令不影响(B)标志
答案是:CF

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
CPU与外设间数据传送的控制方式有 D
答案是:以上三种都是

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
CPU与慢速的外设进行数据传送时,采用(B)方式可提高CPU的效率。
答案是:中断

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
CPU与I/O设备间传送的信号有(D)
答案是:以上三种都是

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
CPU响应INTR和NMI中断时,相同的必要条件是(A)
答案是:当前指令执行结束

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
CPU对存储器或I/O端口完成一次读/写所需的时间称为一个(B)周期
答案是:总线

更新时间:2023/4/3 12:59:00
出自:西安交通大学-——微机原理与接口技术
目前为: 2/3 页  首页   上页  下页 尾页