交流反馈
答案是:反馈回来的信号是交流量。影响电路的交流性能,交流负反馈的目的是为了改善放大器的性能指标。
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
零输入响应
答案是:电路的输入为零,响应是由储能元件所储存的能量产生的,这种响应 称为零输入响应
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
在微分型单稳态触发器试验中,输入端所加的R1、C构成什么电路?为什么要加此电路?对所取参数有何要求?
答案是:微分型电路;保证触发脉冲为窄脉冲;与产生触发信号的幅度有关
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
TTL与非门组成的积分型单稳态触发器电路中,若要将输出脉冲宽度增加1倍,电容不变,电阻的值应如何改变?试验中用示波器测量输出脉冲宽度时,应测量高电平还是低电平的宽度?
答案是:电阻增加一倍;测低电平的宽度
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
普通TTL与非门的输出端允许( ),实现线与。
答案是:直接相连
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
RAM掉电后数据( ),而ROM掉电后仍能保持数据。
答案是:易丢失
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
同步时序逻辑电路中的( )是由于状态表没有达到最简所造成的。
答案是:无效状态
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
555集成定时器在( )时,应该将外部复位端R接高电平。
答案是:正常工作
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
时序逻辑电路的( )与前一刻电路的输出状态有关,还与电路当前的输入变量组合有关。
答案是:输出状态
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
初始条件
答案是:就是所求变量在换路结束瞬间的值。
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
换路定律
答案是:换路时电容上的电压,电感上的电流不能跃变
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
受控电源
答案是:指电压源的电压或电流源的电流受电路中其它部分的电流或电压控制的电源。
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
TTL与非门组成的微分型单稳态触发器,输入端的R,C组成什么电路?作用是什么?
答案是:微分型电路;产生脉冲;测量高电平宽度
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
在数字电路试验箱上,如何用简单的方法测试与非门的好坏?
答案是:14管脚接+5V,7管脚接地,选择两个输入端,分别接逻辑开关,输出端接发光二极管,若同时接1时,灯不亮;1个接1,1个接
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
二进制计数器既可实现计数也可用于( )。
答案是:分频
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
触发器的( )端R不受 CP 脉冲的控制。
答案是:
异步复位
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
CMOS 电路比( )电路功耗大。
答案是:
TTL
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
JK触发器只有( )端同时为1,则一定引起状态翻转。
答案是:J、K
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
组合电路有( )功能。
答案是:
记忆
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
独立电源
答案是:指电压源的电压或电流源的电流不受外电路的控制而独立存在的电源。
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
参考方向
答案是:为了方便分析与运算,任意假定电流的方向。任意假定的方向称为参考方简称方向
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
电路模型
答案是:电路模型是实际电路抽象而成,它近似地反映实际电路的电气特性。电路模型由一些理想电路元件用理想导线连结而成。用不同特性的电
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
在555定时器构成的多谐振荡器试验中,如何用示波器测量电容c上电压的最小值和最大值?此时,Y通道的输入耦合方式应如何选择?
答案是:先接地,将波形调至中间后断开接地,用水平光标测量最大最小值;DC直流
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
555定时器试验中,第5管脚为什么要经一个电容接地?第4管脚为什么要接+5V?
答案是:5脚为电压控制端,在此端外加电压可以改变比较器的参考电压,不用时,经0.01uF的电容接地,以防止引入干扰;4脚为复位端
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
( )与非门的输出端允许直接相连,实现线与。
答案是:普通TTL
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
RAM掉电后数据易丢失,而( )掉电后仍能保持数据。
答案是:ROM
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
( )逻辑电路中的无效状态是由于状态表没有达到最简所造成的。
答案是:同步时序
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
( )在正常工作时,应该将外部复位端R接高电平。
答案是:555集成定时器
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
( )电路的输出状态与前一刻电路的输出状态有关,还与电路当前的输入变量组合有关。
答案是:时序逻辑
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
放大电路计算分析法
答案是:将具有分线性的晶体管近似用线性等效电路来代替,然后利用电路理论来求解 实际电路由电阻器、电容器、线圈、变压器、晶体管、运
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
共基接法
答案是:在基极与发射极之间加正向电压,基极与集电极之间加反向电压,即以基极为公共端。
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
设用示波器测量V=10V的直流电平,问示波器Y通道的电压灵敏度能否选择1V/div?如果测量V=-3V,电压灵敏度为500mv/div,示波器显示的波形相对于0电平的位置将向什么方向变化,变几个格?
答案是:不能选择1V/div,超过示波器的显示范围了;
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
用示波器测交流信号的幅度时,测的是什么?它与用万用表测的交流有效值之间的关系是什么?
答案是:测的是电压值最大值;示波器测量电压是测量的瞬间电压状态(的图形),因此我们可以得到被测量量的多项参数,比如,频率、波形、
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
( )RAM的基本结构是由地址译码器、存储矩阵和读写控制电路三大部 分构成 的。
答案是:半导体存储器
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
方波的占空比为( )。
答案是:0.5
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
A/D转换器是将数字量转换为( )。
答案是:模拟量
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
JK触发器要实现Qn+1=1时,J、K端的取值为J=1,( )
答案是:K=0
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
触发器的异步复位端R不受( )脉冲的控制。
答案是:CP
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
漂移运动
答案是:当有电场力作用时,半导体中的载流子将产生定向运动。
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
共价键
答案是:就是每两个相邻原子各拿出一个价电子组成共有的价电子,环绕两个原子核运动。
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
半导体
答案是:导电能力介于导体和绝缘体之间的物质。
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
用示波器双通道观察某计数器的时钟信号与其某输出端信号的波形时,如何选择触发源才能使两波形都稳定?
答案是:以较低的频率信号作为触发源!在低频率信号的一个周期内,同时也很容易看到较高频率的另一个信号完整的一个周期以上的信号的情况
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
在TTL与非门某输入端接10K电阻时相当于输入逻辑1还是逻辑0?如果接100欧姆时相当于输入逻辑1还是逻辑0?
答案是:与非门输入端串接10K或100欧电阻只属于限流电阻,并不能代表高低电平信号。若输入的是高电平信号经10K或100欧电阻在
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
因为( )是一组四位二进制数,所以BCD码能表示十六进制以内的任何一个数码。
答案是:BCD码
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
( )电路的输出状态与前一刻电路的输出状态有关,还与电路当前的输入变 量组合 有关。
答案是:时序逻辑
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
TTL与非门的多余输入端可以接( )。
答案是:固定高电平
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
逻辑函数表达式的( )是唯一的。
答案是:化简结果
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
普通TTL与非门的输出端允许直接相连,实现( )。
答案是:线与
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
平均功率
答案是:在一个周期内,电路所吸收的瞬时功率的平均值。
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
电路的全响应
答案是:初始状态和输入都不为零的一阶电路的响应。
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
受控源
答案是:其源电压或源电流会随电路中其他部分的电压或电流的改变而改变,或者说,其源电压或源电流受其他部分的电压或电流的控制的电源。
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
用TTL与非门组成反相器时,其多余输入端应如何处理?用TTL或非门组成反相器时,其多余输入端应如何处理?
答案是:与非门的任意一个输入端是低电平,则其它的输入端无论怎样变化,输出永远是高电平,所以,与非门多余的输入端必须要接高电平或电
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
如何通过示波器观察法确定触发器是上升沿触发还是下降沿触发?
答案是:将输入信号和输出信号同时在双踪示波器上显示,输出在输入的下降沿变化,就是下降沿触发,反之就是上升沿
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
在VHDL程序中,以下4个部分, 可以有顺序执行语句。
A.结构体(ARCHITECTURE)
B.进程(PROCESS)中的关键词BEGIN前
C.进程(PROCESS)中的关键词BEGIN后
D.程序包(PACKAGE)
答案是:参考答案:BC
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
结构体(ARCHITECTURE)用于描述设计单元的
A.行为、元件及连接关系
B.元件、子程序、公用数据类型
C.名称和端口的引脚等
D.可编译的设计单元
答案是:参考答案:AD
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
实体(ENTITY)描述一个设计单元的
A.行为、元件及连接关系
B.元件、子程序、公用数据类型
C.名称和端口的引脚等
D.可编译的设计单元
答案是:参考答案:CD
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
若J=K′,则完成( )触发器的逻辑功能
A.SR触发器
B.T触发器
C.D触发器
D.:T.触发器
答案是:参考答案:C
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
-17的8位二进制补码是( )
A.11110001
B.11101111
C.01101111
D.00010001
答案是:参考答案:B
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
下列说法正确的是( )
A.卡诺图中的每一个小方块都代表着一个最小项
B.卡诺图中最小项的排列方式是按最小项从小到大数字编号顺序排列
C.卡诺图中最小项的排列方式是按最小项从大到小数字编号顺序排列
D.卡诺图中最小项的排列方式是随机
答案是:参考答案:A
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路
下图电路中,两片74LS160构成了( )
A.八十三进制计数器
B.八十二进制计数器
C.八十六进制计数器
D.十四进制计数器
答案是:参考答案:A
更新时间:2023/4/3 12:59:00
出自:郑州工业应用技术学院数字逻辑电路 目前为: 2/4 页 首页 上页 下页 尾页